반도체패키지 – SK hynix Newsroom 'SK하이닉스 뉴스룸'은 SK하이닉스의 다양한 소식과 반도체 시장의 변화하는 트렌드를 전달합니다 Mon, 17 Feb 2025 06:00:52 +0000 ko-KR hourly 1 https://wordpress.org/?v=6.7.1 https://skhynix-prd-data.s3.ap-northeast-2.amazonaws.com/wp-content/uploads/2024/12/ico_favi-150x150.png 반도체패키지 – SK hynix Newsroom 32 32 SK하이닉스 이규제 부사장 “차세대 패키징 기술로 HBM 1등 성공신화 이어갈 것” /hbm_pakage_interview_2024/ /hbm_pakage_interview_2024/#respond Sun, 04 Aug 2024 15:00:00 +0000 http://localhost:8080/hbm_pakage_interview_2024/ 초고속 D램 HBM은 AI 시스템을 구현하는 메모리의 기술 한계를 돌파하게 한 주역으로, 지금의 AI 시대를 가능하게 해준 대표적인 AI 반도체 중 하나다. 생성형 AI와 함께 벼락같이 등장한 ‘히트상품’이라 보여지기도 하지만, 사실 HBM은 10년 넘는 오랜 기간 동안 수많은 기술 전문가들이 혼신의 힘을 다해 협업해 완성한, 반도체 기술 혁명의 산물이다.

SK하이닉스는 11년 전 세계 최초로 HBM을 개발한 이후 차세대 기술 개발을 선도했고, 올해 3월에는 현존 최고 성능의 5세대 HBM3E를 가장 먼저 양산해 공급하며 이 시장을 주도하고 있다.

이처럼 SK하이닉스가 이 분야 1등 리더십을 구축한 배경에는 오래 전부터 TSV, MR-MUF 등 주요 패키징 기술을 준비해 온 회사의 혜안이 있었다. 뉴스룸은 PKG제품개발 담당 이규제 부사장을 만나 SK하이닉스가 AI 메모리 패키징에서 이루어 가고 있는 기술 혁신에 관해 이야기를 나눴다.

▲ SK하이닉스 PKG제품개발 담당 이규제 부사장

과감한 패키징 기술 투자와 연구개발로 HBM 1등의 초석을 다지다

▲SK하이닉스의 주요 HBM 패키징 기술

SK하이닉스는 2013년 세계 최초로 개발한 1세대 HBM 제품에 TSV 기술을 적용했다. TSV는 여러 개의 D램 칩에 수천 개의 구멍을 뚫고 이를 수직 관통 전극으로 연결해 HBM의 초고속 성능을 구현해 주는 핵심 기술이다.

TSV는 이미 20여 년 전부터 기존 메모리의 성능 한계를 극복해 줄 차세대 기술로 주목받았지만, 곧바로 상업화된 기술로 부상하지는 못했다. 인프라 구축의 어려움과 투자비 회수 불확실성 등 난제로 누구도 선뜻 개발에 나서지 못했기 때문이다. 이규제 부사장은 당시 상황에 대해 ‘커다란 호수 주변에서 누가 먼저 물에 뛰어들지 서로 눈치를 보며 기다리는 아이들과 같았다’고 표현했다.

“SK하이닉스도 처음에는 망설이는 회사들 중 하나였습니다. 하지만 우리는 미래 시장에 대비하기 위해서는 고성능과 고용량을 동시에 구현할 수 있는 TSV 기술과 적층(Stacking)을 포함한 WLP* 기술을 동시에 확보해야 한다고 판단하고, 2000년대 초반부터 적극적인 연구에 들어갔습니다.”

* WLP(Wafer Level Packaging): 웨이퍼를 칩 단위로 잘라 칩을 패키징하는 기존의 컨벤셔널 패키지(Conventional Package)에서 한 단계 발전한 방식으로, 웨이퍼 상(Wafer Level)에서 패키징(Packaging)을 마무리해 완제품을 만드는 기술

2010년대로 접어들며, 고성능 GPU(그래픽 연산장치) 컴퓨팅 시장의 성장과 함께 이를 지원할 수 있는 고대역폭(High Bandwidth) 니어 메모리*가 필요하다는 목소리가 시장에서 나오기 시작했다. SK하이닉스는 이러한 요구에 부응하기 위해 TSV와 WLP 기술을 접목한 새로운 제품 개발에 착수했고, 마침내 기존 최고속 그래픽 D램 제품인 GDDR5보다 4배 이상 빠르며, 전력 소모량은 40% 낮고, 칩 적층을 통해 제품 면적을 획기적으로 줄인 최초의 HBM을 탄생시키기에 이르렀다.

* 니어 메모리(Near-memory): 연산장치(프로세서)에 가깝게 밀착된 메모리로, 더 빠른 데이터 처리가 가능함

MR-MUF부터 어드밴스드 MR-MUF까지… HBM 성공을 견인하다

이처럼 SK하이닉스가 처음으로 HBM 시대를 열긴 했지만, 본격적으로 시장이 열리고 회사가 주도권을 잡게 된 시점은 3세대 제품인 HBM2E 개발에 성공한 2019년이 되어서였다. 이때를 기점으로 SK하이닉스는 확실한 업계 우위를 점했다는 평가를 받게 됐다. 그러나 이 부사장은 성과를 이루기까지의 과정이 결코 순탄치만은 않았다고 회상했다.

▲ SK하이닉스 PKG제품개발 담당 이규제 부사장

“HBM을 최초로 개발하는 데는 성공했지만, 이어서 시장과 고객이 만족할 만한 수준 이상으로 품질과 양산 역량을 끌어 올려야 했습니다. 이를 위해 소재 적용의 안정성, 기술 구현의 난이도 측면에서 기존 대비 더 우수할 것으로 예상되는 새로운 패키징 기술을 개발하게 되었죠. 그런데 예기치 않게 초기 단계에서부터 신뢰성 확보에 어려움을 겪게 되면서 새로운 돌파구를 찾아야 했습니다.

그때 마침 회사에서 기술 로드맵에 따라 함께 개발하고 있던 MR-MUF* 기술이 있었습니다. 신속한 고객 대응을 위해 유관 부서의 리더들이 빠르게 기술 관련 데이터와 시뮬레이션 결과를 분석, MR-MUF의 안정성을 검증해 냈고, 경영진과 고객을 설득해 적기에 이 기술을 3세대 HBM2E에 적용할 수 있게 된 거죠.”

* MR-MUF(Mass Reflow Molded Underfill): 반도체 칩을 쌓아 올린 뒤 칩과 칩 사이 회로를 보호하기 위해 공간 사이에 액체 형태의 보호재를 주입하고, 굳히는 공정. 칩을 하나씩 쌓을 때마다 필름형 소재를 깔아주는 방식 대비 공정이 효율적이고, 열 방출에도 효과적이라는 평가

▲ SK하이닉스 PKG제품개발 담당 이규제 부사장

이 부사장은 “개발진을 믿고 기다려준 경영진과 고객 덕분에 결국 당사 고유의 기술인 MR-MUF가 성공적으로 세상에 나올 수 있었다”며 “이를 통해 품질과 성능 측면에서 매우 안정적인 HBM2E의 양산과 공급이 가능해졌다”고 말했다.

MR-MUF가 적용된 HBM2E는 HBM 시장의 판을 바꾸기 시작했고, 결국 MR-MUF는 SK하이닉스의 ‘HBM 성공신화’를 가능하게 만든 주역이 되었다.

▲ MR-MUF 기술 로드맵을 설명하는 SK하이닉스 PKG제품개발 담당 이규제 부사장

회사는 지난해 4세대 12단 HBM3와 5세대 HBM3E 개발에 연이어 성공하며 독보적인 HBM 1등 리더십을 지켜오고 있다. 성공의 1등 공신은 MR-MUF 기술을 한 번 더 고도화한 ‘어드밴스드(Advanced) MR-MUF*’라고 이 부사장과 기술진은 첫손에 꼽는다.

* 어드밴스드(Advanced) MR-MUF: 기존 칩 두께 대비 40% 얇은 칩을 휘어짐 없이 적층할 수 있는 칩 제어 기술(Warpage Control)이 적용되었으며, 신규 보호재를 통해 방열 특성까지 향상된 차세대 MR-MUF 기술

“12단 HBM3부터는 기존보다 칩의 적층을 늘렸기 때문에, 방열 성능을 더욱 강화해야 했습니다. 특히, 기존 MR-MUF 방식으로는 12단 HBM3의 더 얇아진 칩들이 휘어지는 현상 등을 다루기 쉽지 않았습니다.

이러한 한계를 극복하기 위해 회사는 기존의 MR-MUF 기술을 개선한 어드밴스드 MR-MUF 기술을 개발했습니다. 이를 통해 지난해 세계 최초로 12단 HBM3 개발 및 양산에 성공했으며, 이어 올해 3월 세계 최고 성능의 HBM3E를 양산하게 되었습니다. 이 기술은 하반기부터 AI 빅테크 기업들에 공급될 12단 HBM3E에도 적용되고 있으며, 이후 활용 범위가 더 넓어지면서 SK하이닉스의 HBM 1등 기술력을 더 공고히 하는 데 힘이 되어줄 것입니다.

얼마 전 MR-MUF가 고단 적층은 구현하기 어렵다는 소문이 업계에 돌았던 적이 있습니다. 이 때문에 우리는 MR-MUF가 고단 적층에도 최적의 기술이라는 사실을 고객과 소통하는 데 힘을 쏟았고, 그 결과 이는 고객의 신뢰를 재확인하는 계기가 되기도 했습니다.”

미래 커스텀(Custom) 제품 개발을 위한 차세대 기술력과 고객 파트너십 강화

▲ SK하이닉스 PKG제품개발 담당 이규제 부사장이 수상한 SK그룹 ‘2024 SUPEX추구대상’

이렇게 오랜 기간에 걸쳐 이루어낸 HBM 개발 공적으로, 이 부사장은 지난 6월 회사의 HBM 핵심 기술진과 함께 SK그룹 최고 영예인 ‘2024 SUPEX추구대상’을 수상했다. 그는 “제품 성공을 위해 많은 구성원들이 원팀(One Team)이 되어 노력해 온 덕분”이라고 소감을 전했다.

이 부사장은 여기에 만족하거나 안주해서는 안 된다고 말한다. 앞으로도 SK하이닉스가 HBM 리더십을 지켜가려면 지속적으로 늘어나는 커스텀(Custom) 제품 요구에 적기 대응하기 위해 다양한 차세대 패키징 기술을 개발하는 것이 중요하다고 강조했다.

“표준 규격에 따라 제품 두께는 유지하면서도 성능과 용량을 높이기 위한 칩 고단 적층의 방편으로 최근 하이브리드 본딩* 등 차세대 패키징 기술이 주목받고 있습니다. 위 아래 칩간 간격은 좁아지지만, 칩간 접합면의 절연물질(Passivation)과 전도물질(Metal) 간의 비율에 따른 접합 신뢰성과 방열 특성 간의 반대급부(Trade-off) 문제는 여전히 해결해야 할 과제임에도,  점점 더 다양해지는 고객의 성능 요구를 충족시킬 솔루션으로 기대를 모으고 있습니다.

SK하이닉스도 방열 성능이 우수한 기존 어드밴스드 MR-MUF를 지속적으로 고도화하는 한편, 새로운 기술들을 확보해 나갈 계획입니다.”

* 하이브리드 본딩(Hybrid Bonding): 칩을 적층할 때, 칩과 칩 사이에 범프를 형성하지 않고 직접 접합시키는 기술. 이를 통해 칩 전체 두께가 얇아져 고단 적층이 가능해지며, 16단 이상의 HBM 제품에서 필요성이 검토되고 있음. SK하이닉스는 어드밴스드 MR-MUF와 하이브리드 본딩 방식을 모두 검토하고 있음.

▲ SK하이닉스 PKG제품개발 담당 이규제 부사장

끝으로, 이 부사장은 고객과의 긴밀한 소통과 협업이야말로 SK하이닉스의 저력이자 앞으로도 계속 강화해야 할 경쟁력이라고 강조했다.

“SK하이닉스가 HBM 시장을 선점할 수 있었던 가장 큰 원동력은 품질과 양산 경쟁력을 갖춘 제품을 고객이 원하는 시기에 제공했기 때문이라고 생각합니다. 기술력 확보는 물론 고객과의 지속적인 소통 덕분에 가능했던 것이죠.

패키징 개발 조직에서도 고객과 이해관계자의 니즈(Needs)를 빠르게 파악해 제품 특성에 반영하고 있습니다. 이러한 노력에 회사 고유의 협업 문화를 더한다면, 어떤 상황에서도 강력한 힘을 발휘할 수 있을 것이라고 봅니다. 저 역시 제 모토인  ‘Feel Together, Move Vigilantly(함께 느끼고, 기민하게 대응하자)’를 구성원들과 공유하며 SK하이닉스 패키징의 미래를 준비해 나가겠습니다.”

]]>
/hbm_pakage_interview_2024/feed/ 0
어드밴스드 패키징을 견인하는 인터커넥션 기술의 가치와 SK하이닉스 패키징 기술 혁신 /interconnection-for-advanced-packaging/ /interconnection-for-advanced-packaging/#respond Thu, 17 Aug 2023 15:00:00 +0000 http://localhost:8080/interconnection-for-advanced-packaging/ 인텔의 공동 창업자인 고든 무어는 칩의 트랜지스터 수가 1~2년마다 두 배씩 증가할 것으로 예측한 바 있다. 이른바 ‘무어의 법칙’이라고 불리는 이 예측은 미세화 기술의 발전에 맞춰 오랫동안 지켜져 왔다. 하지만 최근 미세화에 대한 기술 발전이 한계에 다다르고, 극자외선(EUV) 리소그래피 시스템과 같은 고가의 장비 사용으로 비용까지 상승하며 무어의 법칙은 더 이상 유효하지 않을 수도 있다.

한편, 여전히 시장에서는 고성능 반도체 기술을 요구하고 있다. 고용량 확보를 위한 웨이퍼 집적도 기술 발전의 한계를 해소하면서 고성능 제품의 시장 요구사항을 충족시키기 위해 등장한 솔루션이 바로 어드밴스드 패키징(Advanced Packaging) 기술이다.

어드밴스드 패키징은 매우 복잡하고 다양한 기술을 포함하지만, 핵심은 패키징에서의 연결 즉, ‘패키징 인터커넥션(Interconnection)’ 기술이다. 이 글에서는 패키징 기술의 진화 발전과 이에 기여하고 있는 SK하이닉스의 기술력 및 성과를 다뤄보고자 한다.

어드밴스드 패키징에서 인터커넥션의 중요성

우선 반도체 칩은 제품의 성능을 고려한 ‘패키징’을 통해 전력을 공급받고 신호를 교환하며 동작한다. 그래서 패키징 기술력에 따라 제품의 속도, 밀도, 기능에 큰 영향을 미치기 때문에 패키징 인터커넥션 기술은 끊임없이 변화하고 발전하고 있다.

팹(Fab)에서 미세 패턴을 구현하기 위해 여러가지 공정이 개발되었다면, 패키징 공정에서는 인터커넥션 기술을 발전시키기 위한 전방위적인 연구가 진행되고 있다. 그 결과 아래 네 가지 유형의 인터커넥션 기술이 개발되어 오고 있다.

인터커넥션 기술 유형별 대표적인 제품의 사양(예시)

▲ 인터커넥션 기술 유형별 대표적인 제품의 사양(예시)

* 표에 표기된 하이브리드(Hybrid) 본딩 사양은 예상 값으로 실제 제품에 적용되기 전임

1) 와이어 본딩(Wire Bonding)

와이어 본딩은 가장 먼저 개발된 인터커넥션 기술이다. 대표적으로 금, 은, 구리와 같은 전기적 특성이 우수한 재료를 와이어로 사용하여 칩과 기판을 연결하는 데 사용했다. 이는 비용적인 측면에서 가장 효율적이고 신뢰성 높은 인터커넥션 기술이지만, 연결되는 물리적인 길이가 길기 때문에 최근 고속 동작이 요구되는 최신 장치에는 적합하지 않다. 따라서 와이어 본딩은 고속 동작을 요구하지 않는 모바일 D램과 낸드 칩에 주로 채용되고 있다.

2) 플립 칩 본딩(Flip Chip Bonding)

플립 칩 본딩은 와이어 본딩보다 전기 경로의 길이가 수십분의 1로 짧아져 고속 동작이 가능하다. 그리고 이 기술은 웨이퍼 레벨에서 패키지가 진행되기 때문에 칩 레벨에서 진행되는 와이어 본딩에 비해 생산성도 우수하다. 또한, 칩 전면에 범프(Bump)*를 형성할 수 있기 때문에 더 많은 수의 데이터 출입구(이하 I/O)를 연결해 데이터 처리 속도까지 높일 수 있다. 이런 장점으로 CPU, GPU 및 고속 D램 칩의 패키징에 널리 사용된다.

그러나 플립 칩 본딩은 다수의 칩을 적층하기 어려워 고밀도를 필요로 하는 메모리 제품에 불리하다. 또, 범프와 유기 PCB 사이 간격의 한계로 인해 더 많은 I/O를 연결하는 데는 제한이 있다. 이러한 한계를 극복하기 위해 TSV 본딩이 개발되었다.

* 범프(Bump): 반도체 칩과 기판을 연결하는 구 형태의 돌기를 말한다.

3) TSV 본딩(Through Silicon Via Bonding)

고밀도가 요구되는 칩 간 연결 시 플립 칩 본딩을 사용하는 대신 TSV* 본딩은 칩에 구멍을 뚫고 전극을 연결하기 위해 금속과 같은 전도성 물질을 채워 칩을 수직으로 연결한다. TSV 본딩이 적용된 웨이퍼를 제조하고, 패키징을 통해 상단과 하단에 마이크로 범프를 형성하여 이 범프들을 수직 연결하는 방식으로 여러 칩을 쌓을 수 있다. 이 TSV를 통해 범프를 수직으로 연결하는 것이 가능해졌기 때문에 다수의 칩을 적층할 수 있었다.

초기 TSV 본딩은 4단 적층으로 시작하여 8단으로 증가했고, 최근에는 12단까지 적층할 수 있게 되었다. 올해 4월 SK하이닉스는 세계 최초 12단 적층 HBM3 개발에 성공했다[관련기사]. 일반적으로 TSV를 활용하여 범프를 본딩하는 공법은 열압착(Thermal Compression) 기반 비전도성접착필름(Non-Conductive Film, NCF)*이지만 SK하이닉스는 MR-MUF* 공정을 적용하여 적층에 필요한 압력을 낮출 수 있고 MR(Mass Reflow)의 특징인 자기 정렬*이 가능했기에, SK하이닉스는 세계 최초로 12단 적층 HBM3 개발이라는 성과를 달성할 수 있었다[관련기사].

* TSV(Through-Silicon Via): D램 칩에 수천 개의 미세 구멍을 뚫어 상하층 칩의 구멍을 수직 관통하는 전극으로 연결하는 기술. SK하이닉스는 TSV 기술을 활용해 최대 819GB/s(초당 819기가바이트) 데이터 처리 속도를 가진 HBM3를 개발했다.
* TC NCF(Thermal Compression Non Conductive Film): 칩 사이에 NCF(에폭시와 아크릴 소재가 섞인)라는 절연 필름을 덧대고, 이를 열과 압력을 가해 위 쪽을 꾹 눌러서 붙여 절연 필름이 녹아 접착되는 공정이다.
* MR-MUF(Mass Reflow Molded Underfil): 반도체 칩을 쌓아 올린 뒤 칩과 칩 사이 회로를 보호하기 위해 액체 형태의 보호재를 공간 사이에 주입하고, 굳히는 공정이다.
* 자기 정렬(Self-alignment): MR-MUF 공정 중에 매스 리플로우를 통해 다이를 적절한 위치로 재배치한다. 이 과정에서 칩에 열이 가해지므로 해당 범프가 용해된 후 올바른 위치에서 경화된다.

반도체후공정, 반도체패키지, 미래반도체, AdvancedPackaging, 인터커넥션, 플립칩, TSV, 하이브리드본딩, HybridBonding, HBM

▲ 올해 4월 SK하이닉스가 TSV 본딩 패키징 기술을 적용해 세계 최초로 개발한 12단 적층 HBM3

지금까지 설명한 와이어 본딩, 플립 칩 본딩, TSV 본딩은 다양한 영역에서 각 제품의 목적에 맞게 적용되어 패키징 공정에서 활용되고 있다. 하지만, 최근에는 구리와 구리를 직접 본딩하는 새로운 인터커넥션 기술이 등장했다. 이는 구리 하이브리드 본딩이 그것이다.

4) 칩렛(Chiplet)*을 활용한 하이브리드 본딩(Hybrid Bonding)

‘하이브리드(Hybrid)’라는 용어는 두 가지 유형의 계면(면과 면 사이의) 본딩*이 동시에 형성되는 것을 말하기 위해 사용된다. 하나는 산화물 면과 면 사이의 본딩이고, 다른 하나는 구리와 구리 사이의 본딩이 동시에 일어난다.

* 칩렛(Chiplet): 칩을 기능별로(컨트롤러, 고속 메모리 등) 쪼개어 별도의 웨이퍼로 제작한 후, 각각의 칩 조각(Chiplet)을 하나의 기판 위에 수평 또는 수직 적층한 뒤 서로 연결하는 기술이다.
* 계면 본딩(Interfacial Bonding): 상호 접촉하는 두 물체의 표면이 분자 간 힘에 의해 결합되는 본딩 형태를 뜻한다.

사실 이 기술은 이미 수년 전부터 CIS(CMOS Image Sensor)를 대량 생산하는 데 적용되었던 기술이다. 다만 이 기술이 최근 다시 주목받는 이유는 칩렛(Chiplet)의 개념이 확대되었기 때문이다. 칩렛은 기능별로 분리된 개별 칩을 패키징으로 다시 연결하여 다양한 기능을 하나의 칩으로 구현하는 기술이다.

칩렛이 주목받는 이유는 비용 효율성 측면에서의 장점이다. 하나의 칩에 모든 기능을 구현하려면 칩 크기가 커지고, 이는 웨이퍼 수율 손실로 이어진다. 또한 칩의 일부 영역은 비용이 많이 드는 복잡한 기술 영역이 있는 반면, 저렴한 레거시 기술로 완성할 수 있는 영역이 있는데, 만약 칩이 분리되지 않는다면 아주 작은 면적에만 복잡한 기술을 필요로 하는 경우라도 칩 전체에 해당 기술을 적용해야 해야 하기에 제조 공정이 비싸진다. 하지만 칩렛 기술에서는 칩 기능을 분리할 수 있어 필요한 기술을 선별적으로 적용할 수 있기 때문에 비용 절감이 가능하다.

칩렛 기술의 개념은 10여년 전부터 논의 되었으나 칩을 상호 연결할 수 있는 패키징 기술이 부족하여 활성화되지 않았다. 그러나 최근 C2W(Chip-to-Wafer)의 하이브리드 본딩 기술의 발전으로 칩렛 기술 채택이 가속화되기 시작했다. C2W 하이브리드 본딩은 여러 가지 장점을 가지고 있다.

첫째, 솔더 프리(Solder-Free) 본딩이 가능하여 본딩 레이어의 두께를 줄이고 전기 경로를 짧게 하여 저항을 낮출 수 있다. 이로 인해 마치 단일 칩처럼 성능 저하 없이 고속으로 작동할 수 있다.

둘째, 구리와 구리를 직접 연결함으로써 범프의 간격을 획기적으로 줄일 수 있다. 보통 솔더를 사용할 때, 범프 간격을 10μm(마이크로미터) 이하로 구현하기 어렵지만, 구리-구리 직접 본딩 공정을 적용하는 하이브리드 본딩의 경우에는 범프 간격을 μm이하 수준으로 줄일 수 있어 칩을 설계하는 데 있어 유연성이 높아진다.

셋째, 향후 더욱 중요해질 패키징의 특징 중 하나인 방열 특성이 개선된다. 마지막으로 앞서 언급한 것과 같이 본딩 층의 두께와 범프 간격이 줄어들면서 패키징의 크기를 획기적으로 줄일 수 있다.

그러나 하이브리드 본딩도 해결해야 할 과제가 있다. 견고한 품질을 확보하기 위해서 이물질 제어를 나노미터 단위 수준으로 개선해야 하고, 본딩 레이어의 평탄도를 조절해야 할까도 큰 과제이다. 한편, SK하이닉스는 이러한 하이브리드 본딩 기술을 HBM 제품에 적용해 12단 적층 HBM을 넘어 다음 HBM 제품에 회사의 최첨단 패키징 솔루션을 적용할 계획이다.

하이브리드 본딩으로 패키징 기술을 고도화하는 SK하이닉스

SK하이닉스는 12단 적층 HBM의 다음 제품인 고용량, 고적층 HBM에 하이브리드 본딩을 적용할 계획으로 기술을 개발하고 있다. 지난 2022년에는 HBM2E에 하이브리드 본딩을 적용하여 8단 적층을 구현하고 전기 테스트까지 완료하여 기본적인 신뢰성을 확보한 바 있다. 이는 지금까지 대부분의 하이브리드 본딩이 단층 레이어 본딩, 즉 두 개의 칩을 면대면으로 적층하는 방식으로 이루어진 것과 비교해 상당한 성과였다. SK하이닉스의 HBM2E는 하나의 기본 다이와 8개의 D램 다이를 성공적으로 쌓았고, 이는 2024년 출시 예정인 다음 HBM 제품에서 이 성과를 뛰어넘을 것으로 생각된다.

하이브리드 본딩은 모든 패키징 업계에서 가장 주목받고 있는 기술로 많은 회사가 해당 기술 발전을 주도하기 위해 노력하고 있다. 앞서 언급했듯이, 하이브리드 본딩은 수많은 장점을 가지고 있지만 여전히 갈 길이 멀다. SK하이닉스는 선도적인 HBM 기술을 바탕으로 하이브리드 본딩 외에도 다양한 패키징 기술을 개발하여 패키징 기술과 플랫폼 솔루션을 전례 없는 수준으로 끌어올리며 패키징 기술 리더십을 공고히 할 것이다.

]]>
/interconnection-for-advanced-packaging/feed/ 0
[Pathfinder, 선행 기술과 동행하다(2편), 어드밴스드 패키지 기술 소개편] 웨이퍼 공정 미세화의 한계, 어드밴스드 패키지 기술 혁신으로 무어(Moore) 이론 넘어서다 (2/3) /pathfinder-2-adv-pkg/ /pathfinder-2-adv-pkg/#respond Tue, 27 Jun 2023 15:00:00 +0000 http://localhost:8080/pathfinder-2-adv-pkg/ 새로운 기술과 수많은 공정 혁신으로 만들어지는 첨단 반도체! 그 기술을 이해하는 건 다소 어렵게 느껴지기도 한다. 뉴스룸에서는 SK하이닉스가 개발한 최고/최초 제품을 소개하면서 평소 독자들이 궁금해하는 반도체 기술을 알기 쉽게 설명하고자 한다. 총 3편이 연재될 예정이며 다양한 반도체 기술을 이해하는 데 도움이 되길 기대한다. (필자 주)

“모어 댄 무어(More than Moore)”

무어의 법칙*이 한계에 다다르자, 이를 넘어서기 위한 업계의 움직임이 분주하다. 그동안 메모리 업계는 미세화 기술, 그러니까 전기신호가 지나는 길의 폭(선폭)을 줄이고, 데이터 담는 소자를 더욱 옹기종기 모으는 기술로 같은 면적에서 보다 많은 데이터를 저장할 수 있도록 했다. 하지만 선폭을 줄일수록 전자 간 간섭이 늘고, 전류가 누설되며 발열이 심해졌다. 이에 따라 미세화는 갈수록 어려워졌고, 그 속도는 점점 더뎌지고 있다.

* 무어의 법칙 : 반도체 발전 속도에 관한 이론으로, 용량이(트랜지스터 수가) 1~2년마다 2배씩 증가한다는 법칙. 인텔 창립자 고든 무어(Gordon Moore)가 발견해 무어의 법칙으로 불림

이 가운데 업계는 후공정 패키지 기술에서 답을 찾았다. 웨이퍼에 회로를 그리는 전공정이 아닌, 전선을 깔고 포장하는 후공정 패키지[관련기사]에 신기술을 도입, 미세화 한계를 해결하며 성능과 효율 그리고 용량 개선을 꾀하고 있는 것. 특히 SK하이닉스는 D램(DRAM), 낸드플래시(NAND Flash, 이하 낸드) 등 종류가 다른 칩(이하 이종 칩)을 하나로 모으고, D램을 수직으로 쌓아 대역폭을 늘리는 등 어드밴스드 패키지(Advanced Package) 기술로 한계를 뛰어넘고 있다.

앞선 기술력으로 무어의 법칙 그 이상의 가치를 만들어내는 리더, SK하이닉스가 보유한 최첨단 패키지 기술을 뉴스룸에서 소개한다.

무어를 넘어 이종 집적 시대에 대응하라… 첨단 패키지 기술 개발에 ‘박차’

최근 SK하이닉스는 국내외 컨퍼런스를 통해 ‘다음 세대 반도체’에 관해 이해관계자들에게 지속해서 공유하고 있다. 여러 행사에서 많은 발표가 이뤄졌는데 핵심은 이종 집적(Heterogeneous Integration) 즉, 시스템(System) 반도체와 메모리(Memory) 반도체를 불문한 반도체 통합이다.

이 개념은 서로 다른 칩을 최대한 가까운 위치에 모으는 것을 말한다. 연산을 위한 데이터 이동 경로를 최소화해 최상의 성능과 효율을 내는 하나의 칩으로 완성하는 것이다. 궁극적으로 로직(Logic) 칩과 메모리 반도체가 합쳐진 ‘시스템 인 패키지(SiP, System in Package)*’ 형태이고, 미세화는 기본이며 어드밴스드 패키지 기술이 같이 접목되어야 비로소 구현할 수 있다.

* 시스템 인 패키지(SiP, System in Package) : 단일 패키지로 묶인 다수의 집적회로를 뜻하며, 전자 시스템의 모든 기능 또는 대부분의 기능을 수행할 수 있음

기술, 반도체, 미래반도체, 반도체후공정, MCP, 칩렛, MR-MUF, VFO

SK하이닉스는 향후 40년을 이종 집적 시대로 보고 이에 대응하기 위한 첨단 패키지 기술을 지속해서 개발하고 있다. 아울러 다양한 방법으로 D램과 낸드를 쌓고 모아 고성능 · 고용량의 신제품을 선보이고 있기도 하다. 이를 위한 주요 기술로는 칩렛(Chiplet), MCP, VFO, 어드밴스드(Advanced) MR-MUF 등을 꼽을 수 있다.

Adv. PKG (1) – 칩렛(Chiplet) “여러 개로 쪼개고 다시 모아 저비용 · 고효율 메모리 구현”

우리가 아는 반도체는 여러 기능의 조합으로 구성된다. CPU만 하더라도 연산, 저장, 전력, 데이터 출입구(I/O) 등의 영역이 모여 하나의 칩을 이룬다. 이 모든 영역을 한번에 제작하고 포장한 것이 반도체인 것이다. 쉽게 말해 많은 종류의 과자를 한번에 만들고 하나의 박스에 담은 일종의 종합선물세트 같은 개념이다.

과거에는 이 같은 방식으로 반도체를 만드는 것이 일반적이었다. 하지만 고성능화, 미세화가 계속되며 문제가 생기기 시작했다. 기능이 다른 반도체 소자를 각각 과자 하나로 본다면, 담아야 할 과자(소자)가 많아지면서 선물세트 부피가 자꾸만 커졌다. 과자 수가 많다 보니 내부 배열은 한층 복잡해졌다. 작업 중 부서지는 과자(불량 소자)라도 생기면, 내부가 부스러기로 엉망이 되어 선물세트를 통째로 버려야 하는 일도 종종 발생했다.

‘과자를 따로따로 제작해 포장하고, 각각의 과자 박스를 깔끔하게 이어 붙이면 어떨까?’

업계는 고민 끝에 실마리를 찾았는데, 앞서 언급한 반도체 각 영역을 개별로 제작하는 것이다. 이렇게 탄생한 기술이 바로 칩렛(Chiplet)이다. 칩렛은 하나의 칩을 기능별로 나누어 제작하고 다시 모으는 기술이다. 즉 연산, 저장, 전력, 데이터 출입구 기능 등을 갖춘 칩을 따로 만들어 포장하고, 후공정 패키지 단계에서 합친다는 이야기다. 이때 나눠진 칩 조각을 칩렛으로 부른다. 각각의 조각을 원하는 방식으로 자유롭게 배치하고 조립한다는 점에서 칩렛은 레고 블록에 비유되기도 한다.

다시 선물세트를 떠올려 보자. 모든 과자를 한번에 만들어 포장하지 않고, 따로 만들어 포장한 박스를 합치면 부서진 과자 때문에 선물세트 전체를 버리는 일이 줄어든다. 단품 과자 박스만 갈아 끼우면 그만이다. 이미 만들어 놓은 과자 박스를 가져와 다시 끼울 수도 있다.

이렇게 커다란 선물 박스를 조그마한 개별 박스로 쪼개어 제작하면 하나가 문제가 되어 전체를 버리는 경우가 줄어들기에 같은 비용으로 더 많은 양품을 확보할 수 있다. 또, 모든 과자를 값비싼 기계로 만들 필요도 없다. 반죽해서 굽기만 하는 비스킷은 상대적으로 저렴한 기계로 제작하고, 초콜릿을 덧입히는 등 과정이 복잡한 과자만 값비싼 기계로 제작하면 된다.

칩렛의 장점도 이와 같다. 먼저, 칩을 여러 개로 나누기에 특정 영역의 불량 소자 탓에 칩 전체를 버리는 일이 준다. 개별 칩렛만 갈아 끼우면 되고 만들어 놓은 칩렛을 재활용할 수도 있다. 칩렛은 작은 다이(Die)* 여러 개로 제작되기에 웨이퍼당 더 많은 다이를 만들 수 있어 수율도 높다.

또한, 차별화된 공정을 적용할 수 있다. 핵심 칩렛은 10㎚(나노미터) 공정, 이외는 20㎚ 공정으로 제작하는 식이다. 값비싼 공정을 일괄 적용할 필요가 없어, 개발 효율 향상은 물론 비용 절감 효과도 있다. 아울러 고성능을 요하는 칩렛에 자원을 집중하는 등 개발 환경을 유연하게 꾸릴 수도 있다. 이렇게 칩렛이 개발되며 업계는 적은 비용, 높은 효율로 반도체를 생산할 수 있게 됐다.

* 다이(Die) : 웨이퍼에서 잘라내기 전 상태의 칩 하나하나를 다이(Die)로 칭함

칩렛(Chiplet) “여러 개로 쪼개고 다시 모아 저비용 고효율 메모리 구현”

칩렛은 기능이 다른 소자(a-1/a-2)를 결합하는 것이 기본 개념이다. 기능별로 분리된 칩을 기판(Substrate)에 올려 이어 붙이는데, 이때는 2D, 2.5D, 3D 등의 구조를 고려할 수 있다. 2D는 서로 다른 칩을 수평으로 나란히 붙이는 구조, 3D는 서로 다른 기능을 하는 칩을 수직으로 쌓는 구조다. 2.5D는 2D 구조의 칩렛과 기판 사이에 RDL 인터포저(RDL Interposer)*를 끼워 넣는 방식이다. 실리콘 소재의 이 회로판은 기판보다 얇고 데이터 출입 단자의 밀도가 높다. 데이터 다니는 길이 촘촘하게 배치되어 있다는 의미다.

자전거 도로를 떠올리면 쉽다. 인도를 기판으로, 자전거 도로를 RDL 인터포저로, 사람을 데이터로 봤을 때, 이 자전거 도로는 인도 옆에 붙어 사람(자전거 탄 사람)을 더욱 빠르게 이동시켜 주는 것이다. 이처럼 RDL 인터포저는 더욱 빠른 데이터 속도를 구현할 수 있다. 구조는 2D이지만, 2.5D로 정의하는 이유다.

* RDL(Re-Distribution Layer, 재배선) 인터포저 : 크기가 작은 반도체 회로와 크기가 큰 기판 회로를 전기적으로 연결하기 위해 중간에 새 회로를 구성하는 것을 의미

한편, SK하이닉스는 CXL* 메모리 제품[관련기사] 컨트롤러(Controller)에 칩렛을 개발하고 있다. 기능별로 분리된 컨트롤러 칩렛은 각각 통신하고자 하는 대상과 2.5D로 최단 거리에 배치되어 통신 속도를 향상시키고, 고용량 메모리로 확장하는 데 기여할 것으로 기대된다. 앞으로도 SK하이닉스는 빅데이터와 AI 시대를 선제적으로 대응하는 CXL 메모리를 개발하여 고성능 컴퓨팅 시스템의 미래를 선도할 예정이다.

* CXL(Compute Express Link) : 고성능 컴퓨팅 시스템을 효율적으로 구축하기 위한 PCIe 기반 차세대 인터커넥트 프로토콜. 메모리, GPU, AI 가속기 등 다양한 솔루션을 보다 효율적으로 통합하여 활용할 수 있게 해줌

Adv. PKG (2) – MCP “둘 이상을 하나로 모아 고부가가치 메모리 구현”

MCP는 멀티 칩 패키지(Multi-Chip Package)로, 두 개 이상의 메모리를 하나로 구성하는 기술이다.

칩렛과 혼동할 수 있으나 결이 다르다. MCP는 여러 개의 칩을 적층해 하나로 패키징하는 것이다. 특히 메모리 부분에 특화된 기술이다. 예컨대 낸드(a)와 D램(b)을 결합하는 것이 MCP다.

조금 더 쉽게 이해하기 위해 소시지와 떡을 하나씩 꽂아 만든 휴게소 음식을 떠올려 보자. 이 음식은 ‘떡’과 ‘소시지’라는 식재료 두 개를 쌓아서 만든다. MCP 역시 낸드(a) D램(b)처럼 완전히 다른 성질의 얇은 칩(a/b)을 모으고 쌓아서 제작한다. 과거에는 동종 칩을 여러 장 쌓아 구현하는 제품도 MCP 영역에 포함했으나, 현재는 여러 개의 칩을 합친다는 의미로 많이 쓰인다.

여러 개의 칩을 모아 쌓는 이유는 전력 소모량과 칩 크기를 모두 최소화하면서 고용량을 구현하기 위함이다. 다시 말해, 효율 향상 및 모바일 최적화다. 꼬치 간식을 떡 따로, 소시지 따로 먹는다고 생각해 보자. 식탁 위에 떡과 소시지 접시가 따로 놓이며 불필요한 공간을 많이 차지하게 된다. 하나씩 번갈아 먹어야 하기에 번거롭기까지 하다. 반면 꼬치로 모으면 공간을 적게 차지하며, 먹기에도 효율적이다.

MCP도 마찬가지다. MCP는 국제반도체표준화회의(JEDEC)가 규정한 두께 규격 1.4㎜ 이하로 제작된다. 특히 국제반도체표준화회의는 고객 및 시장 동향에 따라 축소된 패키지 두께 규격을 요구하고 있다. 이처럼 MCP는 작은 크기, 얕은 두께 안에 여러 개의 칩이 포함돼 패키지를 소형화하는 데 유용하기에 각 칩이 차지하는 공간이 줄어든다. 기기에 부착하는 과정도 단순화한다. 기기 메인 기판에 낸드 따로, D램 따로 장착하는 방식과 비교해 기기 제조 과정이 단순해진다는 이야기다. 여러 칩을 한 번에 구동해 전력 효율도 좋다. 이런 이유로 MCP는 소형 칩을 선호하는 모바일 분야에서 주로 쓰인다.

MCP 둘 이상을 하나로 모아 고부가가치 메모리 구현

MCP의 조합 방식은 다양하다. 낸드와 D램을 예로 들자면, 하나의 기판(Substrate) 위에 낸드와 D램을 따로 쌓는 케이스(수직 개별 적층), D램 위에 낸드를 얹어 쌓는 케이스(수직 혼합 적층) 등 여러 가지가 있다. 각 칩은 얇은 접착용 필름*을 이용해 붙이고, 금 · 구리 · 알루미늄 등으로 이루어진 선(와이어)으로 기판에 연결한다. 이후 보호재*로 감싸 최종 완성한다.

* 얇은 접착용 필름 : 칩을 보호하고 반도체를 기판에 접착하는 필름 형태의 접착제로 DAF(Die Attach Film)를 말함

* 보호재 : 칩을 밀봉해 열·습기·충격으로부터 보호하는 역할, 에폭시 밀봉재(EMC, Epoxy Molding Compound)가 주로 쓰임

SK하이닉스는 이와 같은 MCP를 지난 2001년부터 시작해 20년 이상 생산하고 있다. 2007년 세계 최초 24단 낸드 MCP를 선보이는 등[관련기사] 정교한 공정으로 50㎛(마이크로미터) 이하의 칩을 제어하고, 적층해 경쟁력 있는 MCP 제품을 내놓고 있다. 회사는 고집적도 제품의 글로벌 모바일 수요가 지속적으로 증가함에 따라 제품 개발을 지속해 수익성을 높여간다는 계획이다.

Adv. PKG (3) – VFO “요즘 대세 팬아웃 WLP를 D램 쌓기에 접목”

VFO(Vertical wire Fan Out), 직선은 곡선보다 짧고 빠르다. 칩과 회로를 연결하는 전선 즉, 와이어(Wire) 이야기다. VFO는 기존 곡선 와이어 본딩(Wire bonding)을 수직으로 연결하여 공간을 최소화하고 전력 소모를 줄이는 기술인데, 칩 면적 바깥에 와이어를 연결하여 패키지 크기에 부담을 주던 팬아웃(Fan Out) 기술에 혁신을 가져왔다.

여기서 팬아웃 WLP(Fan Out Wafer Level Package)는 기판(Substrate) 없이 칩 바깥 영역에 바로 데이터 출입(I/O) 단자를 붙여 반도체를 만드는 후공정 패키지 기술을 말한다. 이 팬아웃 WLP 제품은 기판이 없는 만큼 두께가 얇다. 반도체와 메인 기판 사이 배선 길이가 감소하여 향상된 전기적 특성을 갖췄고 열효율도 높다. 또한, 더 많은 데이터 출입구를 배치할 수 있어 고성능 제품을 구현하는 데도 적합하다.

그런데 우수한 특성에도 불구하고 그동안 팬아웃 WLP 기술을 메모리에 활용하는 데는 한계가 있었다. 칩을 쌓고 양옆에 곡선의 와이어를 붙여 기판에 연결하는 구조는 메모리에 팬아웃 WLP 기술을 적용하기엔 적합하지 않았기 때문.

이 한계를 극복한 것이 SK하이닉스가 세계 최초로 개발한 VFO다. SK하이닉스는 수직의 버티컬 와이어(Vertical Wire)를 활용, D램을 적층하면서 최적의 팬아웃 WLP를 구현했다. 여기에 수직 와이어가 주는 장점까지 더했다. 전기 신호가 지나는 선을 긴 곡선에서 짧은 직선으로 바꾸어 전력 효율을 더욱 높인 것이다. 산비탈을 타고 빙빙 돌아서 가야 하는 길에 수직의 터널을 뚫어 더 적은 힘과 시간을 들여 목적지에 도착할 수 있게 했다고 보면 된다.

이러한 장점 덕분에 VFO는 지난 IEEE 2023에서 발표되며, 모바일 기기 트렌드에 부합하는 메모리 기술로 주목받기도 했다[관련기사].

VFO_요즘 대세 팬아웃 WLP를 D램 쌓기에 접목

최근 SK하이닉스는 VFO 기술 개발을 마치고 검증을 진행했는데, LPDDR 제품에서 기존 와이어 제품 대비 유의미한 성과를 거뒀다. 기다란 곡선 와이어에서 짧은 수직 와이어로 교체하며 와이어 길이가 4.6배 줄었고, 전력 효율은 4.9% 개선됐다. 방열 성능도 1.4% 향상된 결과를 보였다. 눈에 띄는 부분은 패키지 두께다. SK하이닉스는 무려 27%에 달하는 패키지 다이어트에 성공했다.

최근 업계는 스마트폰 고사양화에 발맞추고, 스마트폰 내 배터리 용량 확보를 위해 부품 크기를 줄이고자 팬아웃 WLP 도입을 가속하고 있다. SK하이닉스는 VFO를 통해 모바일에 더욱 최적화한 메모리를 개발, 고객의 요구사항을 만족시키며 글로벌 시장을 선도할 수 있게 됐다.

Adv. PKG (4) – 어드밴스드 MR-MUF “안정적 · 효율적 12단 HBM3 완성”

어드밴스드 MR-MUF를 이해하려면 MR-MUF(Mass Reflow-Molded UnderFill)부터 알아야 한다. MR-MUF는 다수의 칩을 적층할 때 한번에 포장하는 기술이다.

HBM은 TSV*로 1,024개의 통로(데이터 출입구(I/O))를 낸 D램 칩 여러 개를 쌓아서 데이터 다니는 길, 즉 대역폭을 넓힌 메모리다. 여기서 적층된 칩을 수직으로 관통하는 1,024개 통로는 와이어 없이 연결하고 칩은 보호재로 감싸는데, 이때 쓰는 기술이 MR-MUF다[관련기사].

* TSV(Through Silicon Via) : D램 칩에 수천 개의 미세 구멍을 뚫어 상하층 칩의 구멍을 수직 관통하는 전극으로 연결하는 기술. SK하이닉스는 TSV 기술을 활용해 최대 819GB/s(초당 819기가바이트) 데이터 처리 속도를 가진 HBM3를 개발함

MR-MUF 기술은 수직 적층된 칩을 효율적으로 연결하는 데 강점이 있다. 제조 과정에서 생산성을 끌어올리면서 제품 신뢰도를 높이는 혁신적인 공정 기술인 것이다.

어드밴스드 MR-MUF_안정적 효율적 12단 HBM3 완성

먼저 매스 리플로우(MR, Mass Reflow)에서는 수직 적층된 칩과 회로를 연결하는데, 각 칩의 통로 아래에는 가교 역할을 하는 마이크로 범프(Micro Bump, 이하 범프)가 붙는다. 이 범프의 납 소재가 녹으면서 위아래 칩의 통로가 연결되는 것이다. 이때 모든 범프를 한번에 녹여 칩을 잇는데, 이를 리플로우(Reflow)라고 한다. 대량의 범프를 녹인다는 의미에서 앞에 매스(Mass)가 붙는다.

몰디드 언더필(MUF, Molded UnderFill)은 칩을 보호하기 위해 칩 사이와 칩 주변 등 외부에 보호재를 씌우는 공정 기술이다. 보호재로 칩 사이를 채우는 작업을 언더필(UnderFill), 칩을 감싸는 작업을 몰딩(Molding)이라 부르며, 이 과정을 동시에 진행하는 것을 말한다.

MR-MUF를 이해했다면 왜 어드밴스드(Advanced)가 붙는지 살펴볼 차례다. 어드밴스드 MR-MUF는 기존의 단점을 보완한 기술이다. MR-MUF에선 리플로우가 고열로 진행되다 보니, 칩이 휘어지는 현상(Warpage)이 발생했다(이 문제로 기존에는 MR-MUF 공정을 적용하는 데 어려움이 있었다).

SK하이닉스는 MR-MUF의 장점 때문에 이 기술을 고수했는데, 문제는 12단 HBM3를 개발하면서 불거졌다. 칩 두께가 기존 대비 40% 더 얇아지면서, 휘어짐을 극복할 신기술 개발이 필요해진 것. 이에 SK하이닉스는 업계 최초로 ‘칩 제어 기술’을 도입하고, ‘신규 보호재’로 열 방출까지 개선해 냈다. 이 두 가지가 더해져 탄생한 기술이 어드밴스드 MR-MUF다.

칩 제어 기술은 칩 하나를 쌓을 때마다 순간적으로 높은 열을 가하는 식으로 구현한다. 이때 상단 칩 아래에 붙은 범프가 하단 칩 위에 있는 얇은 패드에 가접합된다. 패드는 칩을 단단하게 잡아 휘어짐을 예방한다. 이 과정은 칩을 쌓을 때마다 반복한다. 작업이 끝나면 MR-MUF로 최종 접합하고 포장하는데, 포장 시에는 방열 효과가 더욱 뛰어난 신규 보호재를 쓴다.

SK하이닉스가 신규 공법까지 개발하며 MR-MUF를 고수한 이유는 이 기술이 가진 안정성과 효율성 때문이다. 오븐에 수많은 호떡을 차곡차곡 쌓고, 일정한 열로 굽는다고 생각해 보자. 열이 고르게 퍼져 알맞게 구워진 호떡 수십 개를 한 번에 만들 수 있다. MR-MUF는 바로 이 오븐과 방법이 유사하다. 오븐에 굽듯 열을 고르게 가하고 모든 칩을 한번에 접착하기에 안정적이고 효율적이다. 칩 사이에 보호재를 채우고 포장 작업을 동시에 진행하여 더욱 효율성이 높다.

실제로 SK하이닉스는 이 기술로 기존 대비 생산성을 3배 개선한 효과를 봤다. 얇은 칩을 12단으로 쌓아 HBM3를 구현한 것과 열 방출을 36% 개선한 것도 이 기술 덕분이다. 이렇게 SK하이닉스는 최첨단 패키지 기술로 현존 최대 용량, 고성능 24GB 12단 HBM3를 개발[관련기사]하면서 두께는 16GB 8단 제품과 동일하게 유지하는 혁신을 이뤘다.

한편, SK하이닉스는 향후 본딩 기술을 고도화해 HBM에 적용할 예정이다. 적용 중인 범프 없이 칩과 칩을 접착하고, 데이터 통로를 곧바로 연결하는 ‘하이브리드 본딩(Hybrid bonding)’을 통해 신제품을 개발, HBM 시장 리더십을 지속해서 유지해 나간다는 목표다.

이번 Pathfinder에서는 웨이퍼의 공정 미세화 한계를 혁신적으로 해결하며 솔루션을 찾아가는 SK하이닉스의 첨단 패키지 기술을 알아봤다. SK하이닉스는 칩렛, MCP, VFO, 어드밴스드 MR-MUF 등 첨단 패키지 기술로 한 발짝 다가온 반도체 융합(Convergence) 시대를 맞이하고 HBM, PIM, CXL 등 융합 시대의 걸맞은 제품을 선제적으로 개발하며 시장 우위를 선점해 나가고자 한다.

아울러 회사는 머지않아 도래할 이종 집적(Heterogeneous Integration) 시대에 대응할 수 있도록 어드밴스드 패키지 기술을 더욱 고도화해 나갈 계획이다.

 

]]>
/pathfinder-2-adv-pkg/feed/ 0